## Nội dung

- · Mô hình máy tính
- Sơ đồ khối tổng quát
- Cấu trúc cơ bản của CPU
- Hoạt động của CPU

### Chương 3: Bộ xử lý trung tâm

### 3.1 Mô hình máy tính



### Các loại mô hình

- Havard: lệnh và dữ liệu được lưu trữ trên hệ thống bộ nhớ riêng biệt
- Von Neumann: lệnh và dữ liệu được lưu trữ trộn lẫn trên cùng một hệ thống bộ nhớ
   → mô hình chính của máy tính cá nhân hiện nay

## Sơ đồ khối tổng quát của CPU



#### 3.2 Cấu trúc cơ bản của CPU



1

### Nhiệm vụ của CPU

- Nhận lệnh (Fetch Instruction): CPU đọc lệnh từ bộ nhớ
- Giải mã lệnh (Decode Instruction): Xác định thao tác mà lệnh yêu cầu
- Nhận dữ liệu (Fetch Data): nhận dữ liệu từ bộ nhớ hoặc các công vào-ra
- Xử lý dữ liệu (Process Data): thực hiện phép toán số học hay phép toán logic với các dữ liệu
- Ghi dữ liệu (Write Data): ghi dữ liệu ra bộ nhớ hay cổng vào-ra

#### ALU

- Chức năng: Thực hiện các phép toán số học và phép toán logic:
  - Số học: cộng, trừ, nhân, chia, tăng, giảm, đảo dấu
  - Logic: AND, OR, XOR, NOT, phép dịch bit.

### Mô hình kết nối ALU



#### Control Unit

- Điều khiển nhận lệnh từ bộ nhớ đưa vào thanh ghi lệnh
- Tăng nội dung của PC để trỏ sang lệnh kế tiến
- Giải mã lệnh đã được nhận để xác định thao tác mà lệnh yêu cầu
- · Phát ra các tín hiệu điều khiển thực hiện lệnh
- Nhận các tín hiệu yêu cầu từ bus hệ thống và đáp ứng với các yêu cầu đó.

#### Mô hình kết nối CU



## Tín hiệu đến CU

- Clock: tín hiệu nhịp từ mạch tạo dao động bên ngoài.
- Mã lệnh từ thanh ghi lệnh đưa đến để giải mã.
- Các cờ từ thanh ghi cờ cho biết trạng thái của CPU.
- Các tín hiệu yêu cầu từ bus điều khiển

## Tín hiệu điều khiển của CU

- · Các tín hiệu điều khiển bên trong CPU:
  - Điều khiển các thanh ghi
  - Điều khiển ALU
- · Các tín hiệu điều khiển bên ngoài CPU:
  - Điều khiển bộ nhớ
  - Điều khiển các môđun vào-ra

#### 13

## Tập thanh ghi

- · Tập hợp các thanh ghi nằm trong CPU
- Chứ a các thông tin tạm thời phục vụ cho hoạt động ở thời điểm hiện tại của CPU
- · Được coi là mức đầu tiên của hệ thống nhớ
- · Tuỳ thuộc vào bộ xử lý cụ thể
- Số lượng thanh ghi nhiều → tăng hiệu năng của CPU
- · Có hai loại thanh ghi
  - Các thanh ghi lập trình được
  - Các thanh ghi không lập trình được

### Tập thanh ghi

- · Phân loại theo chức năng
  - Thanh ghi địa chỉ: quản lý địa chỉ của ngăn nhớ hay cổng vào-ra.
  - Thanh ghi dữ liệu: chứa tạm thời các dữ liệu
  - Thanh ghi đa năng: có thể chứa địa chỉ hoặc dữ liêu.
  - Thanh ghi điều khiển/trạng thái: chứa các thông tin điều khiển và trạng thái của CPU.
  - Thanh ghi lệnh: chứa lệnh đang được thực hiện

## Thanh ghi lệnh (IR)

- IR dùng để lưu câu lệnh hiện thời.
- IR lấy lệnh từ thanh ghi đệm MBR và chuyển cho CPU để giải mã.



## Tập thanh ghi

- · Một số thanh ghi điển hình
  - Các thanh ghi địa chỉ
  - Bộ đếm chương trình PC (Program Counter)
  - Con trỏ dữ liệu DP (Data Pointer)
  - Con trỏ ngăn xếp SP (Stack Pointer)
  - Thanh ghi cơ sở và thanh ghi chỉ số (Base Register & Index Register)
  - Các thanh ghi dữ liệu
  - Thanh ghi trạng thái

#### Bộ đếm chương trình PC

(Program Counter)

- Còn được gọi là con trỏ lệnh IP (Instruction Pointer)
- Chứa địa chỉ của lệnh tiếp theo sẽ được nhân vào
- Sau khi một lệnh được nhận vào, nội dung PC tự động tăng để trỏ sang lệnh kế tiếp.



17

#### Thanh ghi con trỏ dữ liệu DP (Data Pointer)

• Chứa địa chỉ của ngăn nhớ dữ liệu mà CPU muốn truy cập



· Thường có một số thanh ghi con trỏ dữ liệu -DS, ES,...

# Ngăn xếp (Stack)

- Ngăn xếp là vùng nhớ có cấu trúc LIFO (FILO) - Last In - First Out (First In - Last Out)
- · Ngăn xếp thường dùng để phục vụ cho chương trình con
- · Đáy ngăn xếp là một ngăn nhớ xác định
- Đỉnh ngăn xếp là thông tin nằm ở vị trí trên cùng trong ngăn xếp
- · Đỉnh ngăn xếp có thể bị thay đổi

### Con trỏ ngăn xếp SP Stack Pointer

- SP chứa địa chỉ của ngăn nhớ đỉnh ngăn xếp
- Khi cất một thông tin vào ngăn xếp:
  - Nội dung của SP tự động giảm
  - Thông tin được cất vào ngăn nhớ được trỏ bởi SP
- · Khi lấy một thông tin ra khỏi ngăn xếp:
  - Thông tin được đọc từ ngăn nhớ được trỏ bởi SP
    Nội dung của SP tự động tăng
- · Khi ngăn xếp rỗng, SP trỏ vào đáy



## Dữ liệu Dữ liệu DP -Dữ liệu cần đọc/ghi Dữ liệu Dữ liệu Data pointer Stack pointer

### Thanh ghi cơ sở -Thanh ghi chỉ số

- Thanh ghi cơ sở: chứa địa chỉ của ngăn nhớ cơ sở (địa chỉ cơ sở)
- Thanh ghi chỉ số: chứa đô lệch địa chỉ giữa ngăn nhớ mà CPU cần truy nhập so với ngăn nhớ cơ sở (chỉ số)
- Địa chỉ của ngăn nhớ cần truy nhập = địa chỉ cơ sở + chỉ số



### Thanh ghi dữ liệu

- Thanh ghi AX: Được dùng để lưu giữ kết quả tính toán
- Thanh ghi BX: Thanh ghi cơ sở, thường dùng để chứa địa chỉ cơ sở của một vùng nhớ
- Thanh ghi CX: Dùng để chứa số lần lặp
- Thanh ghi DX: Thường sử dụng cùng thanh ghi AX để thực hiện các phép nhân hoặc chia 16 bit. Ngoài ra còn được dùng để chứa địa chỉ của các cổng trong các lệnh vào ra

25

### Status Register

- · Còn gọi là thanh ghi cờ (Flag Register)
- · Chứa các thông tin trạng thái của CPU
  - Các cờ phép toán: báo hiệu trạng thái của kết quả phép toán

27

 Các cờ điều khiển: biểu thị trạng thái điều khiển của CPU

### Status Register

Ví dụ cờ phép toán:

- Cờ Zero (cờ rỗng): được thiết lập lên 1 khi kết quả của phép toán bằng 0.
- Cờ Sign (cờ dấu): được thiết lập lên 1 khi kết quả phép toán nhỏ hơn 0
- Cờ Carry (cờ nhớ): được thiết lập lên 1 nếu phép toán có nhớ ra ngoài bit cao nhất
  - cờ báo tràn với số không dấu.
- Cờ Overflow (cờ tràn): được thiếp lập lên 1 nếu cộng hai số nguyên cùng dấu mà kết quả có dấu ngược lại
   cờ báo tràn với số có dấu.

Status Register

Ví dụ cờ điều khiển:

- · Cờ Interrupt (Cờ cho phép ngắt)
  - Nếu IF = 1 → CPU ở trạng thái cho phép ngắt với tín hiệu yêu cầu ngắt từ bên ngoài gửi tới
  - Nếu IF = 0 → CPU ở trạng thái cấm ngắt với tín hiệu yêu cầu ngắt từ bên ngoài gửi tới

Tập thanh ghi họ 8086



### Thanh ghi truy nhập bộ nhớ

- Thanh ghi địa chỉ bộ nhớ MAR (Memory Address Register)
  - ≻là giao tiếp giữa CPU và bus địa chỉ.
  - ►nhận địa chỉ bộ nhớ của lệnh kế tiếp từ PC và chuyển cho bus địa chỉ.
- Thanh ghi dữ liệu bộ nhớ MBR (Memory Buffer Register)
  - ➤ là giao tiếp giữa CPU và bus dữ liệu.
  - > nhận lệnh từ bus dữ liệu và chuyển cho IR.

Đây là 2 thanh ghi được dùng riêng, người lập trình không thể truy cập được

#### Bus

- Bus: tập các dây kết nối các thành phần của máy tính
- · Các loại bus:
  - Bus địa chỉ: xác định vùng nhớ hay thiết bị ngọai vi mà CPU cần truy xuất, luôn nhận dữ liệu từ CPU
  - Bus dữ liệu: tải dữ liệu từ CPU đến bộ nhớ và ngược lại
  - Bus điều khiển: truyền tải các lệnh điều khiển

32

### Bus địa chỉ

- Chức năng: vận chuyển địa chỉ để xác định ngăn nhớ hay cổng vào-ra
- Độ rộng bus địa chỉ: xác định dung lượng bộ nhớ cực đại của hệ thống.

Nếu độ rộng bus địa chỉ là N bit:

 $A_{N-1}, A_{N-2}, ... A_2, A_1, A_0$ 

- → có thể đánh địa chỉ tối đa cho 2<sup>N</sup> ngăn nhớ
- Ví dụ: Bộ xử lý Pentium có bus địa chỉ 32 bit
- → không gian địa chỉ là 2<sup>32</sup> byte = 4GBytes (đánh địa chỉ theo byte)

#### Bus dữ liệu

- Chức năng:
  - vân chuyển lệnh từ bộ nhớ đến CPU
  - vận chuyển dữ liệu giữa CPU, các mô đun nhớ và mô đun vào-ra với nhau
- Độ rộng bus dữ liệu: Xác định số bit dữ liệu có thể được trao đổi đồng thời.
  - M bit: D<sub>M-1</sub>, D<sub>M-2</sub>, ... D<sub>2</sub>, D<sub>1</sub>, D<sub>0</sub>
  - M thường là 8, 16, 32, 64,128 bit.
- Ví dụ: Các bộ xử lý Pentium có bus dữ liệu 64 bit

34

#### Bus điều khiển

- Chức năng: vận chuyển các tín hiệu điều khiển
- Các loại tín hiệu điều khiển:
  - Các tín hiệu phát ra từ CPU để điều khiển mô-đun nhớ và mô-đun vào-ra
  - Các tín hiệu từ mô-đun nhớ hay mô-đun vào-ra gửi đến yêu cầu CPU.

#### Chu trình lệnh

- 1. Khi chạy chương trình, HĐH nạp chương trình vào bộ nhớ trong.
- 2. Địa chi của câu lệnh đầu tiên của chương trình được đặt vào thanh ghi PC  $\,$
- Địa chỉ ô nhớ chứa câu lệnh được chuyển vào bus địa chỉ qua thanh ghi MAR
- 4. Bus địa chỉ chuyển địa chỉ lệnh tới đơn vị quản lý bộ nhớ MMU
- 5. MMU chọn ra ô nhớ và yêu cầu tín hiệu đọc từ CPU
- 6. Lệnh được chuyển từ ô nhớ vào MBR qua bus dữ liệu
- 7. MBR chuyển lệnh tới thanh ghi lệnh IR. Sau đó tới đơn vị điều khiển  $\mathrm{CU}$
- 8. CU giải mã câu lệnh và tạo ra các tín hiệu yêu cầu thực hiện tới các đơn vị khác như ALU để thực hiện lệnh
- 9. Giá trị thanh ghi PC tăng lên 1 trỏ tới câu lệnh kế của chương
- 10. Lặp lại các bước 2-9 cho tất cả các câu lệnh của chương trình

35

33



#### Hoạt động của chu trình lệnh

#### Chu trình lênh

- Nhận lệnh
- Giải mã lệnh
- Nhận toán hạng
- Thực hiện lệnh
- Cất toán hạng
- Ngắt





# 1

#### Nhận lệnh

- CPU đưa địa chỉ của lệnh cần nhận từ bộ đém chương trình PC ra bus địa chỉ
- CPU phát tín hiệu điều khiển đọc bộ nhớ
- Lệnh từ bộ nhớ được đặt lên bus dữ liệu và được CPU copy vào thanh ghi lệnh IR
- CPU tăng nội dung PC để trỏ sang lệnh kế tiếp



#### Sơ đồ mô tả quá trình nhận lệnh





#### Giải mã lệnh

- Lệnh từ thanh ghi lệnh IR được đưa đến đơn vị điều khiển
- Đơn vị điều khiển tiến hành giải mã lệnh để xác định thao tác phải thực hiện
- Giải mã lệnh xảy ra bên trong CPU



### Nhận dữ liệu từ bộ nhớ

- CPU đưa địa chỉ của toán hạng ra bus địa chỉ
- CPU phát tín hiệu điều khiển đọc
- Toán hạng được đọc vào CPU
- Tương tự như nhận lệnh





- Có nhiều dạng tuỳ thuộc vào lệnh
- Có thể là:
  - Đọc/Ghi bộ nhớ
  - Vào/Ra
  - Chuyển giữa các thanh ghi
  - Thao tác số học/logic
  - Chuyển điều khiển (rẽ nhánh)
  - ...



- CPU đưa địa chỉ ra bus địa chỉ
- CPU đưa dữ liệu cần ghi ra bus dữ liệu
- CPU phát tín hiệu điều khiển ghi
- Dữ liệu trên bus dữ liệu được copy đến vị trí xác định



